반응형 전체 글236 [virtuoso] Yield Sim 중 tt, ss, ff simulation에 대해 알아보자. Yield Sim. 중 tt(nn), ss ,ff 확인하는 법에 대해 포스팅하도록 한다. 이는 corner simulation을 의미하며, 그 외에 온도, VDD Variation result, 안전성 여러가지가 있다. Model Libraries 클릭 기존 Model을 기입할 때 nn 즉 tt인 상태로 시뮬레이션을 돌렸다. nn을 클릭하여 ff와 ss 시뮬레이션을 돌리고 확인하도록 한다. 2022. 10. 26. [virtuoso] mixer의 Linearity(IIP3, P1dB) Simulation 을 알아보자 RF 회로 설계에서 선형성(linearity)은 중요한 파라미터이다. 이번 글에서는 PSS를 이용한 linearity simulation을 실행해보도록 한다. IIP3, P1dB 순으로 진행한다. IIP3 Simulation Step 1. IF Port setting 기존에 변환 이득 (CG), 잡음 지수(NF)를 측정하기 위해서는 IF Port 는 dc로 설정되어 있었다. sine으로 바꾸고 아래와 같이 수정한다. Step 2. RF Port Setting CG를 측정하기 위한 Sim을 돌릴 때는 단일 정현신호만 보냈지만 IIP3를 시뮬레이션하기 위해서는 아래와 같이 같은 RF power, 다른 rf freq1 & 2 를 변수로 지정해준다. ADE-L에서 variable - copy from cell .. 2022. 10. 19. PSPICE MOSFET 파라미터(Parameter)와 모델(model) 그리고 기생 커패시턴스(Capacitance) 성분까지 PSPICE model 과 parameter에 대해 적어놓았다. 전자회로 교재 진도에 맞게 초기 부분에는 공정상수와 사이즈를 중점으로 적으며, 그 이후에는 기생커패시턴스까지 고려하는 것으로 진행된다. 본문을 읽기에 앞서 (MOSFET 물리를 학습했다면 넘어가주세요) MOSFET에 잘 모르신다면 해당 글을 읽고 오셔도 좋습니다. 2021.09.28 - [회로 관련 전공/회로 과정 통합 글] - MOSFET 물리를 통해 동작을 알아보자 MOSFET 물리를 통해 동작을 알아보자 현재 1차 작성(21년 9월) 물리에 대해 자세히 설명하고 싶지만 주제가 전자회로 파트이니 동작 중심으로 어떻게 돌아가나 위주로 이 글을 적게 되었습니다. 정성적인 해석을 위주로 이에 대한 결 doctorinformationgs.tis.. 2022. 10. 7. Pspice 설치 및 실행 준비 단계까지 알아보자 다운로드 주소 pspice 설치를 하기 위해 아래 사이트를 들어가 설치를 하도록 한다. window 11 및 window 10도 사용이 가능하니 걱정없이 다운 받도록 하자. 바로 들어가는 주소를 붙여넣지만 만약 해당 링크가 없는 경우 아래 대안 절차를 통해 들어가면 알 수 있다. https://npit.co.kr/html/dh_board/lists/support102 나인플러스 IT ㈜ Cadence OrCAD 국내총판, Allegro, PSpice, Sigrity, IC Design, AWR, SkillCAD, InspectAR, EMX www.npit.co.kr 위 링크를 들어가면 아래와 같은 화면이 나올텐데 다운로드를 클릭하도록하자. 여기서 잠깐! 다운로드 중 회원가입 및 필수 기입 사항들이 있을 .. 2022. 9. 30. PSPICE 사용 길라잡이 회로를 Simulation 하기 위해서는 다양한 tool들이 존재한다. LTSPICE, PSPICE, Cadence virtuoso, ADS 등.. 해당 글은 pspice에만 초점이 맞추어져 있다. 설치 방법, 파일 생성같은 기초는 맨 밑에 있으니 참고 바란다. DC Sweep을 알아보자 Transient Simulation을 알아보자 AC Sweep을 알아보자 Parameter Sweep을 알아보자 PSPICE Model Parameter 기입 관련 글 2022.10.07 - [Tools(시뮬레이션, 코딩, 프로그램들)/PSPICE] - PSPICE MOSFET 파라미터(Parameter)와 모델(model) 그리고 기생 커패시턴스(Capacitance) 성분까지 PSPICE MOSFET 파라미터(Pa.. 2022. 9. 30. [기초, 파일 복사] cadence virtuoso, Library 파일 copy하기 다른 사용자의 라이브러리 복사 리눅스 코드는 아래와 같다. 다른 사용자의 이름을 A, 본인의 파일을 me 라고 가정했을 때 (다른 사용자 폴더 (A)에서) cp -rf (파일이름) ../me 복사 후 아래 Library_Path 클릭 적었던 이름들을 참조해 아래와 같이 path 경로 입력 (위에꺼 붙여 넣으면 된다.) 2022. 9. 26. [기초, Virtuoso 시작] Library와 cellview 생성 Project용 라이브러리 만드는법 절차 1 : 파일 클릭 절차 2 : New - 라이브러리 클릭 절차 3 : 프로젝트 이름 작성후 ok 누르기 Cellview 작성하는 법 위에 비슷한 방법으로 File-New-Cellview 순으로 클릭하여 만든다. ok를 누르고 만든 후에 schematic 창이 나올 것이다. 2022. 9. 26. TYPE-Ⅱ(2) PLL에 대한 정리 개인적인 학습노트입니다. 수업에 쓰였던 자료와 박병하 교수님의 "재능 기부 강의"를 참고했습니다. 바쁘신 와중에 영상을 올려주신 박병하 교수님 감사합니다. PFD/CP PLL은 아래 그림 1과 같이 전체적이 개략도를 알 수 있다. PFD 동작의 개념도 Conceptual PFD Operation PFD는 Phase와 Freq 성분 둘 다 감지하는 장치이다. A 입력은 Ref 신호를 받고 B 입력은 VCO(또는 Divider를 통해 나온 출력)이고, Q_A는 전하 펌프 드라이브를 UP을 시켜준다. PFD의 상태도를 먼저 이해하도록 한다. 상태도에서 어떤 신호는 상승 엣지를 감지하며, 상태 0 (State 0)에서 어떤 신호가 들어오느냐에 따라 상태 1, 2, 0을 왔다 갔다 할 것이다. (1) Ref 와 .. 2022. 7. 25. 기본 PLL(Phase-Locked Loop) 구조와 TYPE-1 PLL에 대해 개인적인 학습 노트입니다. 모르는것도 많고 부족한 부분들이 많습니다. 단지 공부 한 내용들을 기억하고 싶어서 적게 되었습니다. PLL은 출력 위상을 입력 위상과 비교하는 피드백 시스템이다. 비교 동작은 위상 검출기가 수행하게 되는데 알아보도록 하자. 위상 or 주파수 검출기 (Phase Frequency Detector) PD는 위상(또는 주차수) 차를 검출하는 장치이고 위상 차이에 비례하는 출력신호를 발생한다. 아래 그림2을 보도록 하자. 어떤 기존 신호 V1(t) 출력을 감지하는 신호 V2(t)의 위상 차(or time)이다. 그림 1에서 Φ1은 위상의 차이를 표현한 것이고 시간으로 표현하면 주기 (T_in)이고, 라디안으로 표현하면 2π임을 알 수 있다. 시간차는 아래와 같이 표현할 수 있다. 시간.. 2022. 7. 24. 이전 1 2 3 4 5 6 7 8 ··· 27 다음 반응형