본문 바로가기
반응형

회로 관련 전공/회로 과정 통합 글86

배전압기 또는 전압 배가기 (Voltage Doubler) 에 대해 알아보자 이상적인 다이오드로 가정하여 회로를 해석한다. 커패시터의 기본 성질에 대해 계단 신호가 인가된 커패시터 회로 아래 그림 1은 계단 신호가 인가된 경우이다. 커패시터의 두개의 평판 중 하나는 +Q로 충전이 되고 다른 반대의 평판은 -Q로 충전이 된다. 따라서 커패시터 양단에 걸리는 전압은 0이고 출력 전압은 KVL에 의해 구해질수 있다 따라서 왜 출력 전압과 입력 전압이 같을까? 이에 대한 답은 Vc1은 양옆 노드[Vin(+), Vout(-)]에 전압 차이를 가진다. 그림 1과 같이 ΔV 만큼 인가가 된다면 커패시터-다이오드 회로 1) C - 순방향 D 커패시터와 순방향으로 연결된 다이오드는 아래와 같다. 입력 전압(Vin)이 상승할 때 C1 양단에 걸리는 전압도 상승을 하고, 이는 D1을 Turn on .. 2023. 4. 28.
공통 베이스 증폭기 이론(Common-Base Amplifier) 해당 글은 공통 이미터 증폭기 포스팅에서 이어지는 글입니다. 2023.03.27 - [회로 관련 전공/회로 과정 통합 글] - 공통 이미터 증폭기(Common-Emitter Amplifier)에 대해 알아보자(이미터 축퇴 공통 이미터 증폭기까지) 공통 이미터 증폭기(Common-Emitter Amplifier)에 대해 알아보자(이미터 축퇴 공통 이미터 증폭기까지) 공통 이미터 (Common-Emitter) 공통 이미터 구조는 아래 그림 1과 같다. 공통 이미터(CE, Common-Emitter)는 입력을 베이스 단자에 인가하고 출력은 콜렉터 단자에서 나온다. 이미터가 공통 접지 되어 있기 doctorinformationgs.tistory.com 공통 베이스 증폭기 (CB Amp, Common-Base A.. 2023. 4. 7.
공통 이미터 증폭기 이론(Common-Emitter Amplifier)(코어해석부터 축퇴저항까지) 공통 이미터 (Common-Emitter) 공통 이미터 구조는 아래 그림 1과 같다. 공통 이미터(CE, Common-Emitter)는 입력을 베이스 단자에 인가하고 출력은 콜렉터 단자에서 나온다. 이미터가 공통 접지 되어 있기 때문에 공통 이미터라 부르는 것이다. Vin 전압원은 직류 성분과 교류 성분이 함께 존재하게 되는데 직류 성분은 Q1이 활성 영역(Active Region or Mode)에 동작하기 위해 인가되고 교류 성분은 어떤 data 성분을 가지고 있는 정현 성분으로 생각하고 NPN 트랜지스터인 Q1은 Vin의 직류로부터 고정된 컬렉터 전류를 제공함과 동시에 시간에 따라 변화하는 컬렉터 성분을 제공한다. Rc는 부하 저항(Load Resistor)으로써 사용되고 고정된 컬렉터 전류에 의해 .. 2023. 3. 27.
BJT 바이어스 회로를 알아보자 (BJT bias circuits) 아래 글들을 읽어두면 아래 전류 수식과 전압 수식에 대해 이해할 수 있다. 2023.03.16 - [회로 관련 전공/회로 과정 통합 글] - 능동 모드에서 동작하는 BJT에 대해 알아보자 (Active mode in BJT) 능동 모드에서 동작하는 BJT에 대해 알아보자 (Active mode in BJT) 해당 글의 전체적인 맥락의 설명은 아래 링크에 설명해 놓았다. 이 글은 자세한 원리를 설명하기 위해 설명해 놓은 것이고 구조나 결과 중심의 내용은 아래 링크를 읽어보는 것을 추천한다. 2021. doctorinformationgs.tistory.com 2021.10.15 - [회로 관련 전공/회로 과정 통합 글] - BJT의 NPN, PNP 동작과 얼리 효과(early effect) BJT의 NPN,.. 2023. 3. 24.
회로 내에서의 잡음 표현 출력 잡음참조 전압 예제 그림 1에서 M1에서 발생하는 잡음 전류의 구성은 아래와 같다. 출력 전체 잡음 전류는 아래와 같이 얻을 수 있다. 출력 전체 잡음 전압에 대해서는 아래와 같다. 이를 통해 알 수 있는점은 출력참조 잡음(output-reffered noise)은 직관적이지만 아래 그림 2와 같이 무잡음 증폭기가 잡음을 가지는 cs amp 뒤에 연결된 경우 무잡음 이후의 출력은 식 4에 A1 제곱이 곱해진다. 이는 이득에 영향을 받기 때문에 여러 회로의 성능을 공정하게 비교할 수 없는 문제점이 발생한다. 입력참조 잡음 (input-referred noise) 위 출력참조 잡음이 가지는 단점을 해결하기 위해 입력참조 잡음(input-referred noise)으로 회로를 해석하게 된다. 그림 1은 .. 2023. 3. 22.
슬루율(Slew Rate)과 최대 전력 대역폭(Full power bandwidth)에 대해 알아보자 본 포스팅은 op amp에서 다루는 비이상적인 효과인 slew rate에 대해 알아본다. 실험에서 설명하는 간단한 방법은 아래 링크에 언급해 놓았다. 2021.05.16 - [실험 관련/회로이론 실험] - Slew Rate란 무엇인가? Slew Rate란 무엇인가? 이상적인 OP Amp는 어떤 입력신호에 대해서도 충실히 출력신호를 출력할 수 있지만, 실제로는 Slew Rate라는 제한이 존재합니다.OP Amp 출력신호 기울기의 최대치를 의미합니다.(아래 좌측 사진) 이로 doctorinformationgs.tistory.com 슬루율 (Slew Rate) 슬루율은 연산 증폭기의 대신호 동작에서 발생하는 문제점이다. 이해를 돕기 위해 아래 그림 1 전압 폴로워를 보도록 하자. 그림 1에서 전압 폴로워에 계.. 2023. 3. 19.
반응형