본문 바로가기
반응형

분류 전체보기236

전자회로 2 커리큘럼 전자회로 2 커리큘럼입니다. 전자회로 2에 대한 간략한 설명은 아래와 같습니다. 전자회로 1에서 배웠던 능동소자(Diode, BJT, MOSFET)에 대해 학습했으며 그에 대한 다이오드 회로 및 단일 증폭기인 공통 소스 또는 이미터, 공통 게이트 또는 베이스, 소스 폴로워 또는 이미터 폴로워 회로 해석을 배웠다. 전자회로 2 과정에서는 실제 자주 사용되는 캐스코드, 차동 증폭기와 같은 내용들을 다루고 더 나아가 높은 주파수에서 회로가 동작할 때 생기는 현상을 주파수 응답을 통해 해석하고, 피드백, 전력증폭기, 발진기와 같은 내용들을 다루게 된다. 전자회로 2 솔루션 정리 2023.03.03 - [회로 관련 전공/회로 과정 통합 글] - 마이크로 전자회로 3판 solution 통합 글 마이크로 전자회로 3.. 2022. 1. 12.
전류-전압 피드백 증폭기(or 귀환, 궤환 증폭기), 직-직렬 피드백 증폭기의 임피던스를 알아보자 이 글은 여섯번째 진도입니다. 앞에서 설명한 이론적인 부분들이 있습니다. 이전 진도를 읽지 않으신 분들은 아래 글을 참고하시길 바랍니다. 이 글은 트랜스컨덕턴스에 대해 설명하고 있습니다. 해당 부분을 읽으시기 바랍니다. 2021.12.28 - [전공(Major)/전자회로와 아날로그 회로설계] - 증폭기의 형태(Types of Amplifier) 증폭기의 형태(Types of Amplifier) 이 글은 증폭기에 대한 형태를 알 수 있고, 회로를 해석하는데에 있어 초심자들에게 유익할 수 있습니다. 그리고 해당 포스팅은 피드백 회로관련 글의 두번째 포스팅입니다. 이전 글 2021.12.24 - [ doctorinformationgs.tistory.com 이 글은 신호의 감지 및 반송에 대해 언급하고 있습니다.. 2022. 1. 12.
자기 개발 모임 뭐하는 곳일까? 성적향상, 목표를 달성하고 싶은 사람, 하고자 하는 일을 하고 싶은 사람분들에게 해당 목표를 달성 할 수 있게 도와주는 역할을 합니다. 예시 1 : 성적을 향상 하고싶어요 예시 2 : 자격증 준비를 하고싶어요 예시 3 : 대학원을 가려는데 계획을 세워보고 싶어요 어떤 형식으로 진행되나? 매 주 여러분들이 달성 할 수 있게끔 주 3회 미션을 줍니다. 해당 미션은 달성하고 인증사진을 찍고, 한줄 정리를 저에게 적어서 보내주시면 됩니다. 위와 같은 방법으로 한달 동안 진행됩니다! 미션의 퀄리티, 수행률을 증진 시키기 위해서는 해당 모임을 들어가기 위해 3만원의 입장비가 필요합니다. 매주 주어진 미션 수행률이 84% 이상 달성하면 환급이 가능합니다. 자신의 목표를 달성하기 위해 도전해보세요!! .. 2022. 1. 11.
자기 개발 1기 모집(22.01.11 모집 시작) 주 제 : 자기 개발 기간 : 1월 17일 ~ 2월 14일 까지 (4주간 진행) ** 중간에 참여 가능 인원 : 최대 10명 참가 방법 : 1) 아래에 있는 오픈카톡 링크를 타고 들어와 주세요 입장 후 짧은 상담이 이루어집니다. https://open.kakao.com/o/swHhYMTd 자기 개발 1기 모집 #정보공이자기개발#배고픈자기개발 open.kakao.com 2) 오픈카톡 해시태그 검색 #정보공이자기개발#배고픈자기개발 2022. 1. 11.
연산 증폭기의 유한한 대역폭(Finite bandwidth of operational amplifier) 이상적인 연산 증폭기의 개방루프 이득은 무한하다라고 가정했다. 하지만 실제 연산 증폭기는 유한한(Finite) 이득을 가지며 연산 증폭기 내에 커패시터가 존재해 높은 주파수에서 성능을 떨어뜨리게 된다. 아래 그래프를 통해 이해도를 높여보도록 하자. 그림 1을 통해서 op amp의 이득은 0 Hz(DC) ~ f1(낮은 주파수) 까지는 개방 루프 이득을 유지하지만 어떤 주파수(f1)을 지나면서 이득은 감소하게 된다. 그림 1과 같이 이득의 감소를 보여주기 위해 연산 증폭기 모델을 그림 2와 같이 수정한다. 따라서 연산 증폭기의 내부 회로는 다음과 같은 전달 함수를 가지는 단일 극점 시스템으로 모델링을 할 수 있다. 식 1을 통해 알 수 있는 점은 s=jw=j2πft 임을 알 수 있다. f는 주파수를 의미하고.. 2022. 1. 7.
연산 증폭기(op-amp)의 입력 바이어스 전류와 오프셋 전류(input bias current and offset current)를 datasheet로 알아보자 연산 증폭기에서 발생하는 두번째 직류문제는 입력 바이어스와 오프셋 전류이다. 오프셋 전압과 달리 이는 극성을 알 수 있다. 입력 바이어스 전류(Input Bias Current) 입력 바이어스 전류는 연산 증폭기(op-amp)가 동작하기 위해 두 입력 단자에 직류 전류가 공급이 되어야 한다. 따라서 입력 바이어스 전류가 직류 전류임을 의미하고 있다. 여기서 잠깐! 현재 해당 포스팅은 바이폴라 접합 트랜지스터(bjt)에 관한 내용이다. CMOS를 사용할 경우 낮은 주파수에서 Gate 단자는 무한대의 임피던스를 가지기 때문에 입력 전류를 받아들이지 않음을 확인해야 한다. 그럼에도 불구하고 입력 단자들은 접지로 연결되는 연속적인 직류 경로를 가져야 한다. Operational Amplifier 설계에서 이 부.. 2022. 1. 6.
반응형