본문 바로가기
반응형

회로 관련 전공123

공통 소스, 소스 폴로워, 공통 게이트의 주파수 응답(Frequency response of Common Source, Gate and Source Follower) 이번 Chapter 6의 내용은 밀러 근사를 이용하지 않고 KCL을 통해 극점과 영점을 전부 보는 연습을 하도록 한다. 밀러 근사를 이용하는 건 Stability를 다루는 챕터에서 많이 다루도록 한다. 이번 포스팅을 이해하기 위해 필요한 선행 학습 1. 기초 회로 해석기법 (KCL, KVL 등..) 2. MOSFET의 기생 Cap 성분 3. 전달함수와 극점과 영점 공통 소스(Common Source) 드레인 노드에 KCL을 적용하여 주파수 응답을 알 수 있다. CL은 뒷단과 연결된 커패시턴스 성분을 의미하는데 드레인-벌크 커패시턴스와 병렬로 연결되어 있다. 사진 1을 통해 소신호 해석을 통해 KCL을 구하면 아래 식 1과 같다. 식 1을 정리하고 전압이득 식으로 표현하면 아래와 같다. 영점(분자)과 극점.. 2021. 11. 23.
연산 증폭기 응용 계측 증폭기(OP-Amp, instrumentation Amp) 이 글을 위해 알아야 하는 지식 1. op amp 차동증폭기 - 차동 증폭기의 입력 임피던스 2. op amp 전압 폴로워, 반전과 비반전 증폭기 1. op amp 차동 증폭기 2021.11.08 - [회로 해석 기초 지식/연산 증폭기(Operational Amplifier)] - 연산 증폭기 차동 증폭기(op-amp differential amplifier) 연산 증폭기 차동 증폭기(op-amp differential amplifier) 차동 증폭기가 왜 쓰이는지, 차동증폭기에 대한 어원은 이전에 포스팅한 글에서 확인 할 수 있습니다. (아래 링크에서는 단일 증폭기와 차동 증폭기가 어떤 측면에서 우수한지 설명하고 있다.) 2 doctorinformationgs.tistory.com 2. 반전과 비반전 .. 2021. 11. 11.
연산 증폭기 차동 증폭기(op-amp differential amplifier) 차동 증폭기가 왜 쓰이는지, 차동증폭기에 대한 어원은 이전에 포스팅한 글에서 확인 할 수 있습니다. (아래 링크에서는 단일 증폭기와 차동 증폭기가 어떤 측면에서 우수한지 설명하고 있다.) 2021.10.13 - [전공(Major)/전자회로와 아날로그 회로설계] - 단일 증폭기와 차동 증폭기의 차이점과 장단점 정리 단일 증폭기와 차동 증폭기의 차이점과 장단점 정리 이번 포스팅은 차동증폭기를 제대로 이해하는데에 앞서 에피타이져의 식으로 장단점과 단일 증폭기에 대한 차이점을 이해하도록 하기 위함과 차동증폭기 본문의 분량이 많아질 것을 우려해 해 doctorinformationgs.tistory.com (아래 링크에서는 차동 입력, 공통 입력에 대한 어원이 정리되어 있습니다.) 2021.10.15 - [전공(M.. 2021. 11. 8.
적분기와 미분기 / op-amp 응용회로 적분기와 미분기를 들어가기 전에 우리는 시간 영역과 s 영역에서의 표현을 왜 하는지에 대해 알고 넘어가야 한다. 시간 영역과 주파수 영역(또는 s영역) 시간 영역(t-domain)에서의 회로해석의 계산 과정은 복잡하고 시간을 많이 잡아먹는 문제점이 생긴다. 그래서 간단하게 에너지 저장 소자의 회로 해석을 간단하게 하고자 s 영역(s-domain)에서의 회로를 해석하는 것이다. 그리고 관심 주파수에서는 s=jw이므로 값을 대입하고, w=2*pi*f 이니 보데선도를 통해 미분기와 적분기가 어떤 필터로도 동작하는지 알 수 있게 된다. 적분기 적분기는 LPF로 동작하게 되는데 식에 대한 증명과정과 주파수 응답을 통해 알아보자 적분기 구조 적분기는 반전 입력 단자에는 저항, 피드백 임피던스는 커패시터로 구성이 되.. 2021. 11. 7.
가산기(adder)와 전압 폴로워(Voltage Follower) 또는 단위 이득 버퍼(Unity-Gain Buffer) / OP-Amp 응용 회로 가산기(Adder) 가산기는 복수개(n개)의 입력을 받아들여 n개 입력으로부터 중첩이 된 신호를 출력으로 나오게 하는 op-amp 응용 회로중 하나이다. 이에 대한 증명은 중첩의 원리(superposition) 또는 KCL을 통해 증명이 가능하다. 회로를 해석하는데에 있어 큰 어려움이 없음으로 KCL을 통해 증명해보도록 한다. KCL을 통한 증명 먼저 아래 사진 1. 가산기 회로에 대해 보게되면 각각의 입력 신호에 저항이 있고, 이 저항을 통한 전류가 OP-AMP의 입력으로 들어옴을 알 수 있다. 각각의 전류 i1, i2 , ... , in의 합은 i가 나오게 되며 i는 피드백 저항으로 전류가 흐름을 알 수 있다. 각각 전류(i1, i2, ... in)는 v1/R1, v2/R2, ... vn/Rn 임을 .. 2021. 11. 7.
캐스코드 전류 거울(Cascode Current Mirror) 이 글은 학부 4학년 또는 대학원 진도임으로 다소 어려울 수 있음 기존에 전자회로에서는 채널 길이 변조(Channel Length Modulation)을 고려하지 않고 설계를 하였으나 드레인 전류는 Vgs와 Vds의 함수이기 때문에 결국 드레인-소스 전압의 영향을 받을 수 밖에 없게 되기 때문이다. 이 글을 읽기 전에 이전에 포스팅을 반드시 읽어주시기 바랍니다. 2021.10.28 - [전공(Major)/전자회로와 아날로그 회로설계] - 전류 거울(Current Mirror)의 원리를 알아보자 전류 거울(Current Mirror)의 원리를 알아보자 전류 거울은 집적회로를 설계할 때 아주 유용한 기법 중 하나이다. 왜 이런 기법이 유용한지에 대해서 알아보고, 하나하나 알아가 보면서 완벽히 이해해보도록 하.. 2021. 11. 4.
반응형